0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心
发布
  • 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
CD74AC74|CD54AC74

CD74AC74|CD54AC74

  • 厂商:

    TI

  • 封装:

  • 描述:

    CD54AC74, CD74AC74 datasheet (Rev. D)

  • 详情介绍
  • 数据手册
  • 价格&库存
CD74AC74|CD54AC74 数据手册
CD74AC74|CD54AC74
物料型号:CD74AC74、CD54AC74

器件简介:CD74AC74系列是德州仪器生产的双正边沿触发的D型触发器。

AC型号支持1.5V至5.5V的工作电压,并具有平衡的噪声抑制能力。


引脚分配: - 1CLR: 第1通道清输入(低电平有效) - 1D: 第1通道数据输入 - 1CLK: 第1通道正边沿触发时钟输入 - 1PRE: 第1通道预置输入(低电平有效) - 1Q: 第1通道输出 - 10: 第1通道反相输出 - GND: 地 - 2D: 第2通道数据输入 - 2CLK: 第2通道正边沿触发时钟输入 - 2PRE: 第2通道预置输入(低电平有效) - 2Q: 第2通道输出 - 20: 第2通道反相输出 - 2CLR: 第2通道清输入(低电平有效) - Vcc: 电源电压

参数特性: - 工作电压:1.5V至5.5V - 高电平输入电压(VIH):1.2V至3.85V,取决于Vcc电压 - 低电平输入电压(VIL):0.3V至1.65V,取决于Vcc电压 - 高电平输出电流(IOH):-24mA - 低电平输出电流(IOL):+24mA - 传播延迟:取决于Vcc电压和负载,典型值为3ns至9ns

功能详解: - 当预置(PRE)或清除(CLR)输入为低电平时,可以设置或重置输出。

- 当PRE和CLR都为高(非激活状态)时,数据在时钟上升沿被锁存到输出。

- 传播延迟具有平衡性,数据在时钟上升沿稳定后可以改变,不影响输出。


应用信息: - 用于需要数据锁存功能的数字电路,例如分频器、计数器等。


封装信息: - CDIP封装(J型),PDIP封装(N型),SOIC封装(D型)。

- 具体尺寸和引脚数量请参考数据手册中的机械、封装和可订购信息部分。
CD74AC74|CD54AC74 价格&库存

很抱歉,暂时无法提供与“CD74AC74|CD54AC74”相匹配的价格&库存,您可以联系我们找货

免费人工找货